課程目標(biāo) |
Cadence培訓(xùn)初級(jí)到中級(jí)班主要為您介紹從原理圖輸入到印刷電路板光繪制造文件輸出的全線PCB設(shè)計(jì)流程,通過(guò)講課及上機(jī)練習(xí)相結(jié)合的方式完成Cadence的原理圖工具Concept-
HDL、PCB工具Allegro以及相應(yīng)的建庫(kù)工具的使用方法的系統(tǒng)培訓(xùn)。通過(guò)培訓(xùn)學(xué)員可掌握先進(jìn)的Allegro
Cadence PCB設(shè)計(jì)流程,完成PCB設(shè)計(jì)。 |
培養(yǎng)對(duì)象 |
從事硬件開(kāi)發(fā)的所有人員,以及具有一定基礎(chǔ)的高年級(jí)本科生或者碩、博士研究生。 |
班級(jí)規(guī)模及環(huán)境--熱線:4008699035 手機(jī):15921673576/13918613812( 微信同號(hào)) |
堅(jiān)持小班授課,為保證培訓(xùn)效果,增加互動(dòng)環(huán)節(jié),每期人數(shù)限3到5人。 |
質(zhì)量保障 |
1、培訓(xùn)過(guò)程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽(tīng);
2、課程完成后,授課老師留給學(xué)員手機(jī)和Email,保障培訓(xùn)效果,免費(fèi)提供半年的技術(shù)支持。
3、培訓(xùn)合格學(xué)員可享受免費(fèi)推薦就業(yè)機(jī)會(huì)。 |
時(shí)間地點(diǎn) |
上課地點(diǎn):【上!浚和瑵(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號(hào)線白銀路站) 【深圳分部】:電影大廈(地鐵一號(hào)線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(hào)(中和大道) 【沈陽(yáng)分部】:沈陽(yáng)理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
近開(kāi)課時(shí)間(周末班/連續(xù)班/晚班):Cadence初中級(jí)開(kāi)課:2022年2月14日.(歡迎您垂詢,視教育質(zhì)量為生命!) |
學(xué)時(shí)和費(fèi)用 |
★課時(shí):
請(qǐng)咨詢?cè)诰客服;
☆注重質(zhì)量
☆邊講邊練
☆合格學(xué)員免費(fèi)推薦工作
專(zhuān)注高端培訓(xùn)17年,曙海提供的課程得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力
得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。
★實(shí)驗(yàn)設(shè)備請(qǐng)點(diǎn)擊這兒查看★ |
師資團(tuán)隊(duì) |
◆【趙老師】
10年來(lái)一直從事FPGA數(shù)字電路設(shè)計(jì),高速DSP軟硬件的開(kāi)發(fā),高速PCB,Layout設(shè)計(jì)經(jīng)驗(yàn)非常豐富。
精通Allegro cadence和candence SPECCTRAQuest等信號(hào)完整性仿真,精通高速PCB
SI仿真、Altium Designer以及PADS工具 。成功開(kāi)發(fā)了多個(gè)高速DSP和FPGA結(jié)合的高難度項(xiàng)目。
◆【黃老師】
有15年的FPGA和DSP系統(tǒng)硬件開(kāi)發(fā)經(jīng)驗(yàn),8年視頻和圖像處理領(lǐng)域的高速DSP系統(tǒng)硬、軟件和FPGA系統(tǒng)的設(shè)計(jì)和開(kāi)發(fā)經(jīng)驗(yàn),高速系統(tǒng)設(shè)計(jì)經(jīng)驗(yàn)非常豐富,精通Allegro
cadence和candence SPECCTRAQuest等信號(hào)完整性仿真,精通高速PCB SI仿真工具以及PADS,Altium
Designer等PCB設(shè)計(jì)工具。
更多師資力量請(qǐng)參見(jiàn)曙海師資團(tuán)隊(duì),請(qǐng)點(diǎn)擊這兒查看。 |
課程進(jìn)度安排 |
課程大綱 |
學(xué)習(xí)目標(biāo)及要求 |
學(xué)習(xí)使用ORCAD 軟件進(jìn)行原理圖的制作,電路圖的零件設(shè)計(jì)、使用
Allegro 軟件進(jìn)行 PCBLayout , PCB 封裝制作、高速布線規(guī)則設(shè)置、出 gerber 文件、用
CAM350 檢查 gerber 文件。應(yīng)用范圍:制作高速線路板(如:電腦主板、顯卡、交換機(jī)主板等). |
第一階段 |
1 OrCAD Capture CIS/Concept HDL/Design Entry HDL基本設(shè)計(jì)流程
2 設(shè)計(jì)輸入
2.1 創(chuàng)建原理圖工程及設(shè)置工作環(huán)境
2.2 工程管理器簡(jiǎn)介
2.3 創(chuàng)建元件庫(kù)及元件
2.4 創(chuàng)建非規(guī)則圖形元件
2.5 創(chuàng)建及使用分裂元件
2.6 使用電子數(shù)據(jù)表創(chuàng)建零件
2.7 添加元件庫(kù)及放置元件
2.7.1 放置普通元件
2.7.2 放置電源和地
2.8 在同一個(gè)頁(yè)面內(nèi)創(chuàng)建電氣互聯(lián)
2.8.1 使用wire
2.8.2 使用net alias
2.9 在不同頁(yè)面之間創(chuàng)建電氣互聯(lián)
2.10 使用總線創(chuàng)建連接
2.10.1 創(chuàng)建總線
2.10.2 命名總線
2.10.3 連接總線與信號(hào)線
2.11 編輯原理圖的基本操作
2.11.1 選擇元件
2.11.2 移動(dòng)元件
2.11.3 旋轉(zhuǎn)元件
2.11.4 鏡像翻轉(zhuǎn)元件
2.11.5 修改元件屬性及放置文本
2.12 替換與更新元件
2.12.1 批量替換
2.12.2 批量更新
3 原理圖元件庫(kù)的制作
3.1 元件庫(kù)的建立
3.2 基本元件的制作
3.3 復(fù)雜元件的制作
3.4 元件庫(kù)快速制作的技巧
|
第二階段 |
3 從原理圖到PCB 工具使用
3.1 ORCAD和PCB編輯工具的關(guān)系及如何配合
3.2 原理圖的網(wǎng)表如何導(dǎo)入到PCB工具里
3.3 設(shè)計(jì)同步
3.4 網(wǎng)表文件的生成
3.5 PCB中導(dǎo)入網(wǎng)表
4 原理圖高級(jí)設(shè)計(jì)技巧
2.13 使用Edit Browse選項(xiàng)的技巧
2.13.1 使用Parts選項(xiàng)
2.13.2 使用Nets選項(xiàng)
2.14 在原理圖中搜索特定元素
2.14.1 搜索元件
2.14.2 查找網(wǎng)絡(luò)
2.15 原理圖頁(yè)相關(guān)操作技巧
2.16 添加Footprint屬性
2.16.1 單個(gè)添加
2.16.2 批量添加
2.17 生成網(wǎng)表
2.18 生成元件清單 |
第三階段 |
5 PCB設(shè)計(jì)準(zhǔn)備:Allegro環(huán)境、規(guī)則設(shè)置、PCB布局布線
5.1 Allegro 用戶接口
5.2 Allegro 用戶環(huán)境管理
5.3 焊盤(pán)制作工具使用詳解
5.4 制作元件流程
5.5 設(shè)計(jì)板框,手工和快速設(shè)計(jì)板框技巧
5.6 把邏輯信息導(dǎo)入Allegro
5.7 設(shè)定設(shè)計(jì)約束
5.8 放置元件和放置的技巧
5.9 手動(dòng)布線和快速自動(dòng)布線的方法和技巧
6 建立元件庫(kù)
7 元件PCB封裝制作
7.1 PCB封裝設(shè)計(jì)的理論知識(shí)
7.2 PCB封裝設(shè)計(jì)的設(shè)計(jì)過(guò)程
7.3 PCB封裝設(shè)計(jì)的設(shè)計(jì)過(guò)程的工具介紹(PAD Designer與Package designer)
7.4 PCB封裝設(shè)計(jì)中的封裝的設(shè)計(jì)
7.5 PCB封裝設(shè)計(jì)中的不規(guī)則封裝的設(shè)計(jì)(Shape Symbol的設(shè)計(jì))
7.6 PCB封裝設(shè)計(jì)中的焊盤(pán)的介紹(過(guò)孔的模型建立以及設(shè)計(jì))
7.7 PCB封裝設(shè)計(jì)中的規(guī)則焊盤(pán)封裝的設(shè)計(jì)(Flash Symbol的設(shè)計(jì))
7.8 PCB封裝設(shè)計(jì)中的不規(guī)則焊盤(pán)封裝的設(shè)計(jì)
7.9 盲孔埋孔的設(shè)計(jì)
7.10 PCB封裝設(shè)計(jì)總結(jié)
8 PCB版圖設(shè)計(jì)
8.1 PCB Editor與其它模塊的關(guān)系(交互)
8.2 PCB Editor設(shè)計(jì)流程
8.3 建立板框機(jī)械符號(hào)
8.4 創(chuàng)建電路板
8.5 導(dǎo)入網(wǎng)表
8.6 規(guī)劃電路板,放置器件
8.7 布局
5.7.1 手工擺放元器件
5.7.2 按照“Room”布局
5.7.3 按照原理圖布局
5.7.4 交互擺放原理圖和pcb圖
8.8 交換功能
9 約束管理器
9.1 約束管理器的介紹
9.2 約束管理器的優(yōu)先級(jí)
9.3 設(shè)置間距規(guī)則
9.4 設(shè)置物理規(guī)則
9.5 設(shè)置元件屬性
9.5.1 添加元件屬性
9.5.2 添加網(wǎng)絡(luò)屬性
9.5.3 添加“Fix”和“Room”屬性
9.5.4 屬性和元素的顯示
9.5.5 刪除屬性和元素
9.6 設(shè)置布線約束
6.6.1 創(chuàng)建Bus和差分對(duì)以及群組
6.6.2 設(shè)置線路以及阻抗
6.6.3 設(shè)置大/小傳輸延時(shí),相對(duì)傳輸延時(shí)
9.7 約束管理器的其它設(shè)置
6.7.1 信號(hào)完整性設(shè)置
6.7.2 時(shí)序約束設(shè)置
6.7.3 在線檢查模式 |
第四階段 |
10 布線
10.1 布線的基本原則
10.2 布線的基本設(shè)置
10.2.1 設(shè)置格點(diǎn)
10.2.2 過(guò)孔的編輯
10.2.3 導(dǎo)線的編輯
10.2.4 布線方法
10.2.5 布線調(diào)整
10.3 自動(dòng)布線
10.3.1 使用Auto Router自動(dòng)布線
10.3.2 使用CCT自動(dòng)布線
11 鋪銅
11.1 基本概念
11.2 平面層鋪銅
11.2.1 為電源層鋪銅
11.2.2 為Gnd層鋪銅
11.3 分割平面層鋪銅
11.3.1 使用Anti Etch分割平面層鋪銅
11.3.2 添加多邊形方法分割平面層鋪銅
13 PCB后續(xù)處理
13.1 可裝配性檢查
13.2 添加測(cè)試點(diǎn)
13.3 添加和刪除淚滴
13.4 表面層鋪銅
13.5 DRC檢查
13.6 重排元件編號(hào)
13.7 文字的調(diào)整
13.8 絲印層調(diào)整
14 設(shè)計(jì)輸出
14.1 輸出光繪文件
14.1.1 設(shè)置Aperture參數(shù)
14.1.2 設(shè)置光繪參數(shù)
14.1.3 輸出artwork文件
14.2 輸出鉆孔數(shù)據(jù)
14.2.1 顏色與可視性檢查
14.2.2 鉆孔文件參數(shù)設(shè)置與鉆孔圖的生成
14.3 生成Gerbel文件
14.4 PCB打印輸出
14.5 輸出元件清單
15 Cadence16.x的高級(jí)功能
15.1 env文件的格式和修改
16.PCB數(shù)據(jù)后處理:覆銅、生產(chǎn)加工數(shù)據(jù)輸出
|
第五階段 項(xiàng)目實(shí)戰(zhàn),一步步手把手教你完成一個(gè)完整的DSP6713視頻、圖像處理開(kāi)發(fā)板 |
DSP6713視頻、圖像處理開(kāi)發(fā)板設(shè)計(jì)主要內(nèi)容有:
1.DSP6713開(kāi)發(fā)板功能方框圖培訓(xùn)。
2.元件庫(kù)建立管理
3.DSP6713開(kāi)發(fā)板原理圖設(shè)計(jì)
4.DSP6713開(kāi)發(fā)板PCB疊層結(jié)構(gòu)、阻抗控制介紹
5.DSP6713開(kāi)發(fā)板PCB布局以及布線設(shè)計(jì)
6.DSP6713開(kāi)發(fā)板EMC設(shè)計(jì)
7.出Gerber文件
8.DSP6713開(kāi)發(fā)板PCB設(shè)計(jì)實(shí)例 |