芯片設(shè)計(jì)、實(shí)現(xiàn)與FPGA驗(yàn)證 |
培養(yǎng)目標(biāo) |
通過培訓(xùn)使學(xué)員專項(xiàng)技能水平達(dá)到相當(dāng)于中級(jí)技術(shù)等級(jí);掌握集成電路基本工藝設(shè)計(jì)知識(shí)、版圖設(shè)計(jì)基礎(chǔ)知識(shí),了解半導(dǎo)體基礎(chǔ)理論,能熟練使用EDA軟件軟件進(jìn)行基本版圖設(shè)計(jì)。 |
培養(yǎng)對(duì)象 |
1.理工科背景,有志于數(shù)字集成電路設(shè)計(jì)工作的學(xué)生和轉(zhuǎn)行人員;
2.需要充電,提升技術(shù)水平和熟悉設(shè)計(jì)流程的在職人員;
3.集成電路設(shè)計(jì)企業(yè)的員工內(nèi)訓(xùn)。
|
入學(xué)要求 |
學(xué)員學(xué)習(xí)本課程應(yīng)具備下列基礎(chǔ)知識(shí):
◆電路系統(tǒng)的基本概念。 |
班級(jí)規(guī)模及環(huán)境--熱線:4008699035 手機(jī):15921673576/13918613812( 微信同號(hào)) |
堅(jiān)持小班授課,為保證培訓(xùn)效果,增加互動(dòng)環(huán)節(jié),每期人數(shù)限3到5人。 |
上課時(shí)間和地點(diǎn) |
上課地點(diǎn):【上!浚和瑵(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號(hào)線白銀路站) 【深圳分部】:電影大廈(地鐵一號(hào)線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(hào)(中和大道) 【沈陽分部】:沈陽理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
近開課時(shí)間(周末班/連續(xù)班/晚班): 芯片實(shí)現(xiàn)開班時(shí)間:2024年11月18日......(歡迎您垂詢,視教育質(zhì)量為生命!) |
實(shí)驗(yàn)設(shè)備 |
☆資深工程師授課
☆注重質(zhì)量
☆邊講邊練
☆合格學(xué)員免費(fèi)推薦工作
專注高端培訓(xùn)17年,曙海提供的課程得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力
得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。
★實(shí)驗(yàn)設(shè)備請(qǐng)點(diǎn)擊這兒查看★ |
新優(yōu)惠 |
◆在讀學(xué)生憑學(xué)生證,可優(yōu)惠500元。 |
質(zhì)量保障 |
1、培訓(xùn)過程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽;
2、課程完成后,授課老師留給學(xué)員手機(jī)和Email,保障培訓(xùn)效果,免費(fèi)提供半年的技術(shù)支持。
3、培訓(xùn)合格學(xué)員可享受免費(fèi)推薦就業(yè)機(jī)會(huì)。 |
芯片設(shè)計(jì)、實(shí)現(xiàn)與FPGA驗(yàn)證 |
第一階段 芯片實(shí)現(xiàn)
|
Link-To-Layout邏輯綜合;
靜態(tài)時(shí)序分析(STA);
時(shí)序驅(qū)動(dòng)的自動(dòng)布局布線;
邏輯綜合(Logic Synthesis);
可測(cè)性設(shè)計(jì)(DFT)。 |
物理綜合;
靜態(tài)時(shí)序分析(STA);
芯片規(guī)劃(Planning);
時(shí)序驅(qū)動(dòng)的布局布線;
可測(cè)性設(shè)計(jì)(DFT);
低功耗設(shè)計(jì)。 |
物理綜合;
靜態(tài)時(shí)序分析(STA)Sign off;
RTL-to-GDS流程;
可測(cè)性設(shè)計(jì)(DFT);
低功耗設(shè)計(jì);
IP嵌入設(shè)計(jì)。 |
|
第二階段 芯片測(cè)試、FPGA設(shè)計(jì)與驗(yàn)證
|
芯片測(cè)試基礎(chǔ);
芯片制造工藝;
芯片測(cè)試知識(shí);
芯片測(cè)試項(xiàng)目和常用輔助工具;
項(xiàng)目設(shè)計(jì)實(shí)踐(C)。
|
數(shù)字電路邏輯設(shè)計(jì);
CMOS集成電路設(shè)計(jì)原理;
硬件描述語言HDL及FPGA設(shè)計(jì)方法;
FPGA現(xiàn)場(chǎng)集成;
項(xiàng)目設(shè)計(jì)實(shí)踐(C)。
|
|